Yazılım Tanımlı Radyo Tabanlı FM Demodülatör Tasarımı

Yükleniyor...
Küçük Resim

Tarih

2016

Dergi Başlığı

Dergi ISSN

Cilt Başlığı

Yayıncı

Beykent Üniversitesi

Erişim Hakkı

Özet

Bu çalışmada, yazılım tanımlı radyo tabanlı karma yapılı FM demodülatör Sahada Programlanabilir Kapı Dizileri (FPGA) üzerinde gerçeklenmiş ve test edilmiştir. Tasarımda kullanılan tüm alt modüller donanım tanımlama dili olan VHDL ile tasarlanmıştır Yazılımsal uygulamalarda önemli olan esneklik, kaynakların verimli kullanımlı ve düşük güç tüketimi konularında iyileşme hedeflenmiştir. Tasarlanan sistem Cyclone IV model FPGA üzerinde 1247 tane mantıksal birim kullanılarak tasarlanmıştır. FPGA’nın güç tüketimi 113.56 mW, veriler arası maksimum gecikme süresi ise 9.773 ns’dir. Önerilen ve tasarlanan yapı ile daha önce yapılmış ve yayınlanmış olan karma demodulatör yapılarına göre daha az kaynak kullanılmış ve toplam gecikme süresi düşürülmüştür.

Açıklama

Anahtar Kelimeler

CORDIC, Sayısal FM, FPGA, YTR

Kaynak

WoS Q Değeri

Scopus Q Değeri

Cilt

Sayı

Künye

Sayı 9(1) 2016, 85 – 99

Bağlantı